中文字幕大香视频蕉免费丨国产精无久久久久久久免费丨亚洲色大成成人网站久久丨网站黄在线丨把少妇弄高潮了www麻豆丨极品少妇xxxx精品少妇小说丨国产成人免费看一级大黄丨伊人激情丨狠狠插av丨久久综合九色欧美综合狠狠丨国产成人8x视频网站入口丨天堂av资源丨国产九一精品丨av网天堂丨久久久久久久久久久免费av丨免费看国产zzzwww色丨国产 日韩 欧美 制服丝袜丨日本黄色录相丨久久精品99久久久久久2456丨亚洲精品无码人妻无码丨黄色免费视频丨三级毛片国产三级毛片丨亚洲精品久久午夜麻豆丨亚洲网站免费观看丨日本三级全黄少妇三2020

歡迎訪問深圳市中小企業公共服務平臺電子信息窗口

Cadence新一代Palladium Z2和Protium X2系統

2021-04-08 來源:華強電子網
3727

楷登電子發布cadence palladium z2 enterprise emulation企業級硬件仿真加速系統和protium x2enterprise prototyping企業級原型驗證系統,用于應對呈指數級上升的系統設計復雜度和上市時間的壓力?;赾adence原有的pallaidum z1和protiumx1產品,新一代系統為當前數十億門規模的片上系統(soc)設計提供最佳的硅前硬件糾錯效率和最高的軟件調試吞吐率。

此雙系統無縫集成統一的編譯器和外設接口,雙劍合璧,被稱為系統動力雙劍(dynamic duo)。新一代系統基于下一代硬件仿真核心處理器和xilinx ultrascale+ vu19p fpga,將為客戶帶來2倍容量提升和1.5倍性能提升,以更少的時間為大規模芯片驗證完成更多次數的迭代。

模塊化編譯技術也突破性地應用在兩個系統中,使得100億門的soc編譯可以在palladium z2 系統10小時內即可完成,protium x2系統也僅需不到24小時就可以完成?!拔覀儗Ω叨藞D形和超大規模設計的每一次升級都意味著復雜性的增加,上市時間也愈發緊張?!眓vidia公司硬件工程高級總監narendrakonda表示,“采用結合cadence palladium z2和protium x2系統的通用前端流程,我們可以優化功能驗證(verification)、功能確認(validation)和硅前軟件初啟的工作負載分布。得益于增加2倍的可用容量、提升50%的吞吐率以及更快的模塊化編譯循環,我們可以按時完成對最復雜gpu和soc設計的全面驗證?!?/p>

palladium z2/protium x2 dynamic duo動力雙劍組合被用于應對移動、消費電子和超大規模計算領域最先進應用設計所面臨的挑戰?;跓o縫集成的流程、統一的糾錯、通用的虛擬和物理接口以及跨系統的測試平臺內容,該動力雙劍組合可以實現從硬件仿真到原型驗證的快速設計遷移和測試?!癮md成功的重要成果之一,就是加速芯片開發流程并優化amd的左移戰略。”amd公司全球院士、方法學架構師alexstar說到,“采用cadence palladium z2 和 protium x2系統提升性能,在保證硬件仿真和原型驗證間功能性一致的基礎上,可以提升硅前工作負載的吞吐量。快速初啟的能力以及在palladium z2硬件仿真與protiumx2原型驗證間短時間切換能力,在開發最具挑戰的soc設計時,為我們提供了優化自身的左移策略的機會。通過使用擁有業界領先的第三代amd epyc?處理器以及palladium z2和protium x2平臺的資格認證的服務器,客戶將能夠將行業領先的性能計算帶入palladium和protium生態系統。”

“先進soc設計的硅前驗證需要具備數十億門處理能力的解決方案,該方案須同時提供最高的性能以及快速可預測的糾錯能力?!?/p>

cadence公司資深副總裁兼系統與驗證事業部總經理paulcunningham表示,“我們全新的dynamic duo動力雙劍組合通過兩個緊密集成的系統滿足上述要求,包括針對快速可預測的硬件糾錯優化的palladium z2硬件仿真加速系統,以及面向高性能數十億門軟件驗證優化的protium x2原型驗證系統??蛻舯磉_的強烈需求讓我們深受鼓舞。cadence將繼續與客戶合作,利用新系統實現最高的設計驗證吞吐率?!薄皹I界最佳的硬件仿真器是我們取得成功的關鍵,arm在基于arm的服務器上一直在廣泛使用硬件仿真加速器和仿真工具,以實現最高的整體驗證吞吐率?!盿rm公司設計服務資深總監trannguyen表示,“采用全新的cadencepalladiumz2系統,我們已經在最新設計上實現了超過50%的性能提升和2倍的容量增加,為我們提供了驗證下一代ip和產品所需的強大的硅前驗證能力?!薄皒ilinx與cadence緊密合作,確保cadence的軟件前端能與后端的賽靈思vivado design suite設計套件無縫協作。”xilinx公司關鍵應用市場資深總監hanneke krekels表示, “基于fpga的cadenceprotiumx2 原型驗證平臺讓使用我們virtexultrascale+ vu19p設備的用戶在十億門設計上實現數mhz的性能。

cadence與xilinx前端到后端工作流程的緊密集成讓軟件工程師在開發最早期即可使用上述平臺,將寶貴時間用于設計驗證和軟件開發,而不是耗時的原型驗證初啟?!眂adence驗證全流程包括palladium z2硬件仿真加速系統、protium x2原型驗證系統、xcelium logic simulation邏輯仿真器、jaspergold formal verification platform形式化驗證平臺以及cadence智能驗證應用套件,可以提供最經濟高效的驗證吞吐率。全新的palladium z2 和protium x2系統是cadence驗證套件的組成部分,支持公司的智能系統設計(intelligent system design?)戰略,助力實現soc卓越設計。palladium z2 和protium x2系統目前已在一些客戶中成功部署,并將在2021年第二季度向業內廣泛面世。